### Arquitectura e Ingeniería de Computadores - 3r Grado Ing. Informática - ETSINF - UPV

Ejercicios de la Unidad Temática 2. "Computadores segmentados" (2)

# Gestión dinámica de instrucciones y ejecución especulativa

#### Ejercicio 2.15.

Un procesador MIPS aplica planificación dinámica de instrucciones con especulación para todas las instrucciones. Las instrucciones siguen las siguientes fases:

- IF Búsqueda de la instrucción.
- I Decodificación de la instrucción y lanzamiento a ejecución siguiendo el método de Tomasulo con especulación.
- Ei Ejecución en el operador correspondiente.
- **WB** Fase de transferencia de resultados por el bus interno.
- C Fase de confirmación. Escritura de resultados en el registro destino.

Todas las fases duran un ciclo de reloj, excepto la fase **Ei** cuya duración depende del operador. El procesador dispone de un predictor de saltos del tipo branch target buffer que obtiene la predicción en la fase **IF**.

Las características de las unidades funcionales del procesador son:

| Tipo              | Unidades | Latencia (ciclos) | Otras                               |
|-------------------|----------|-------------------|-------------------------------------|
| Aritmética entera | 1        | 1                 | 4 estaciones de reserva             |
| Multiplicación FP | 1        | 3                 | Segmentada, 4 estaciones de reserva |
| Suma/Resta FP     | 1        | 2                 | Segmentada, 4 estaciones de reserva |
| Carga/Almac.      | 1        | 2                 | Segmentada                          |
|                   |          |                   | 2 load buffers, 2 store buffers     |

Sobre dicho procesador se pretende ejecutar el siguiente fragmento de código:

```
l.d f1,d(r0)
l.d f3,n(r0)
loop: sub.d f4,f2,f1
    mul.d f1,f1,f4
    mul.d f3,f3,f4
    c.lt.d f1,f0
    bc1t loop    ; Salta si f1 < f0
    s.d f3,q(r0)</pre>
```

La instrucción c.lt.d f1, f0 se evalúa en la unidad de suma/resta, y escribe su resultado en un registro interno (registro de estado de coma flotante). La instrucción bclt loop salta si el registro de estado de coma flotante está a *true*, calculando la dirección de salto y evaluando la condición en la unidad entera.

En el momento de empezar a ejecutar este código, el *reorder buffer* y los operadores se encuentran vacíos, y el banco de registros y la memoria contienen los siguientes valores:

| F0  | F1  | F2  | F3  | F4  | d(r0) | n(r0) |
|-----|-----|-----|-----|-----|-------|-------|
| 1.0 | 0.0 | 2.0 | 0.0 | 0.0 | 1     | 0.25  |

Obsérvese que, para los datos indicados, sólo debe ejecutarse una vez cada instrucción del bucle. Sin embargo, supóngase que el predictor predice **incorrectamente** que la instrucción bolt loop **salta**.

- 1. Dibuja un diagrama temporal en el que se indique qué fase está ejecutando cada instrucción en cada ciclo, desde el ciclo en que la instrucción 1.d f1,d(r0) ejecuta la fase **IF** hasta el ciclo en que la instrucción s.d f3, q(r0) termina completamente.
- 2. Muestra el estado del *reorder buffer*, de las estaciones de reserva y buffers y del banco de registros al final del ciclo de reloj en que la instrucción sub.d f4, f2, f1 de la primera iteración ejecuta la fase **C**.

**Nota:** Para representar las fases de ejecución  $\mathbf{E}_n$  en el diagrama temporal utilizar: EX para operaciones enteras,  $\mathbf{A}_i$  para suma en coma flotante,  $\mathbf{M}_i$  para multiplicación en coma flotante y  $\mathbf{AC}$   $\mathbf{L}_i$  para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...).

**Ejercicio 2.16.** Un procesador compatible binario con el MIPS64 aplica gestión dinámica de instrucciones con especulación *hardware*. Las instrucciones siguen las siguientes fases:

- IF Búsqueda de la instrucción.
- I Decodificación de la instrucción y lanzamiento a ejecución siguiendo el método de Tomasulo con especulación.
- Ei Ejecución en el operador correspondiente.
- WB Fase de transferencia de resultados por el bus interno (el resultado transferido no estará disponible hasta el siguiente ciclo).
- C Fase de confirmación. Escritura de resultados en el registro destino.

Todas las fases duran un ciclo de reloj, excepto la fase **Ei** cuya duración depende del operador. El procesador dispone de un predictor de saltos perfecto que obtiene la predicción y dirección de destino en la fase **IF**.

Las características de las unidades funcionales del procesador son:

| Tipo              | Unidades | Latencia (ciclos) | Otras                                      |
|-------------------|----------|-------------------|--------------------------------------------|
| Aritmética entera | 1        | 1                 | 3 estaciones de reserva (e1e3)             |
| Suma/Resta FP     | 1        | 2                 | Segmentada, 3 estaciones de reserva (a1a3) |
| Multiplicación FP | 1        | 4                 | Segmentada, 2 estaciones de reserva (m1m2) |
| Carga/Almac.      | 1        | 2                 | No segmentada                              |
|                   |          |                   | 3 load buffers (1113),                     |
|                   |          |                   | 3 store buffers (s1s3)                     |

Sobre dicho procesador se pretende ejecutar el siguiente fragmento de código:

En el momento de empezar a ejecutar este código, el *reorder buffer* y los operadores se encuentran vacíos. El valor inicial del registro R1 es 80. Los valores accedidos de los vectores X e Y se representarán como: x1, x2, ... e y1, y2, ... respectivamente. El valor que se encuentra en la dirección Mem[r0 + A] es a.

Mostrar el diagrama temporal de ejecución de las dos primeras iteraciones, y el estado de las estructuras de datos al final del ciclo en que el salto "bnez rl, salto" entra por **segunda** vez en la fase de búsqueda (IF). Calcular los MFLOPS que alcanzaría este código en un procesador con una frecuencia de reloj de 150 MHz.

**Nota:** Para representar las fases de ejecución **Ei** en el diagrama temporal utilizar: **EX** para operaciones enteras,  $\mathbf{A}_i$  para la suma y resta flotante,  $\mathbf{M}_i$  para la multiplicación flotante y  $\mathbf{AC} \mathbf{L}_i$  para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...).

### Ejercicio 2.17.

Se pretende utilizar el código correspondiente al bucle  $\vec{y} = a \cdot \vec{x}$  para evaluar las prestaciones de cierto computador. Dicho computador posee un procesador similar al MIPS que aplica especulación hardware para todas las instrucciones. Las instrucciones siguen las siguientes fases:

- **IF** Búsqueda de la instrucción.
- I Decodificación de la instrucción y lanzamiento a ejecución siguiendo el método de Tomasulo con especulación.
- Ei Ejecución en el operador correspondiente.
- WB Fase de transferencia de resultados por el bus común de datos.
- C Fase de confirmación. Escritura de resultados en el registro destino. Comprobación de la predicción y cancelación de las intrucciones, en su caso.

Todas las fases duran un ciclo de reloj, excepto la fase **Ei** cuya duración depende del operador. El procesador dispone de un predictor de saltos de **dos** bits, del tipo *branch target buffer*, que obtiene la predicción en la fase **IF**.

Las características de las unidades funcionales del procesador son:

| Tipo              | Unidades | Latencia (ciclos) | Otras                               |
|-------------------|----------|-------------------|-------------------------------------|
| Aritmética entera | 1        | 1                 | 3 estaciones de reserva             |
| Multiplicación FP | 1        | 3                 | Segmentada, 3 estaciones de reserva |
| Carga/Almac.      | 1        | 2                 | No segmentada                       |
|                   |          |                   | 3 load buffers, 3 store buffers     |

El código que genera el compilador para dicho bucle es el siguiente:

```
loop: 1.d f2,x(r1)
mult.d f2,f2,f0
s.d f2, y(r1)
dsub r1,r1,#8
bnez r1,loop
trap 0
```

El estado de los registros y la memoria, antes de la última iteración, es el siguiente:

| Reg.  | R1 | F0 | F2 | Mem   | X   | x+8 | у  | y+8 |
|-------|----|----|----|-------|-----|-----|----|-----|
| Valor | 8  | 3  | 2  | Valor | 100 | 102 | 10 | 12  |

1. Dibuja un diagrama instrucciones-tiempo en el que se muestre la ejecución de las instrucciones que se lanzan en la última iteración del bucle, hasta el ciclo en el que se busca la instrucción trap 0. Adviértase que el predictor predecirá **incorrectamente** la instrucción bnez r1, loop (predice que salta y finalmente no salta). Para representar las fases de ejecución  $E_n$  en el diagrama temporal utilizar: EX para operaciones

enteras,  $A_i$  para suma en coma flotante,  $M_i$  para multiplicación en coma flotante y  $AC L_i$  para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...). Por simplicidad, supóngase que el ROB y las estaciones de reserva están vacías antes de la última iteración y que no hay ninguna instrucción pendiente de ejecución.

- 2. En las mismas condiciones que el apartado anterior (*reorder buffer* y estaciones de reserva vacíos y sin instrucciones pendientes de ejecución), muestra cuál sería el estado del *reorder buffer*, el banco de registros y de la memoria al final del ciclo de reloj en el que la instrucción s.d f2, y(r1) ejecuta la fase **Commit**.
- 3. Supóngase ahora que el salto bnez r1, loop no se encuentra en la tabla al comenzar la ejecución del bucle, que el valor inicial de R1 es 160. Indicar, justificando la respuesta, el tiempo de ejecución del bucle en ciclos. Considerar que el bucle acaba cuando la instrucción de salto de la última iteración llega a la etapa *Commit*.

# Lanzamiento múltiple de instrucciones

### Ejercicio 2.18.

Se pretende utilizar el código correspondiente al bucle  $\vec{y} = a\vec{x} + b\vec{y} + c$  para evaluar las prestaciones de cierto computador. Dicho computador posee un procesador superescalar de **dos vías** que aplica planificación dinámica de instrucciones con especulación para todas las instrucciones. Las instrucciones siguen las siguientes fases:

- **IF** Búsqueda de la instrucción.
- I Decodificación de la instrucción y lanzamiento a ejecución.
- Ei Ejecución en el operador correspondiente.
- **WB** Fase de transferencia de resultados por el bus interno.
- C Fase de confirmación. Escritura de resultados en el registro destino.

Todas las fases duran un ciclo de reloj, excepto la fase **Ei** cuya duración depende del operador. El procesador dispone de un predictor de saltos del tipo *branch target buffer* que obtiene la predicción al final de la fase **IF**. El tiempo de transferencia por los buses comunes de datos es de 1 ciclo de reloj.

Las características de las unidades funcionales del procesador son:

| Tipo              | Unidades | Latencia (ciclos) | Otras                               |
|-------------------|----------|-------------------|-------------------------------------|
| Aritmética entera | 2        | 1                 | 6 estaciones de reserva             |
| Multiplicación FP | 1        | 4                 | Segmentada, 4 estaciones de reserva |
| Suma/Resta FP     | 1        | 2                 | Segmentada, 4 estaciones de reserva |
| Carga/Almac.      | 2        | 2                 | 2 load buffers, 2 store buffers     |

El código que genera el compilador para dicho bucle es el siguiente:

El estado de los registros y la memoria es el siguiente:

| R1 | R2 | F0  | F1  | F2  | F3  | F4  | F5  | F6  | x+32 | x+24 | y+40 | y+32 |
|----|----|-----|-----|-----|-----|-----|-----|-----|------|------|------|------|
| 32 | 40 | 3.0 | 0.5 | 2.0 | 2.0 | 0.0 | 0.0 | 0.0 | 100  | 102  | 10   | 12   |

- 1. Dibuja un diagrama temporal en el que se muestre la ejecución de las instrucciones que se lanzan en las dos primeras iteraciones. Supóngase que el predictor predice correctamente que la instrucción bnez r1, loop salta. Se deberá indicar qué fase está ejecutando cada instrucción en cada ciclo. Para representar las fases de ejecución multiciclo E<sub>n</sub> en el diagrama temporal utilizar: EX para operaciones enteras, A<sub>i</sub> para suma en coma flotante, M<sub>i</sub> para multiplicación en coma flotante y AC L<sub>i</sub> para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...).
- 2. Muestra el estado del *reorder buffer*, de las estaciones de reserva y buffers, del banco de registros y de memoria al final del ciclo de reloj en el que la instrucción bnez r1, loop de la segunda iteración ejecuta la fase **IF**.

## Ejercicio 2.19.

Se tiene un procesador superescalar compatible binario con el MIPS, capaz de buscar y lanzar a ejecución hasta dos instrucciones por ciclo de reloj. La frecuencia de reloj es 900 MHz, y posee instrucciones enteras y de coma flotante, aplicando gestión dinámica de instrucciones con especulación para todas las instrucciones. Las fases que atraviesan las instrucciones durante su ejecución son:

IF Fase de búsqueda de la instrucción.

I Fase de lanzamiento de la instrucción.

En Fase de ejecución en los operadores correspondientes.

**WB** Fase de transferencia de resultados por el bus interno (el resultado transferido no estará disponible hasta el siguiente ciclo).

C Fase de confirmación de la instrucción. Comprobación de las predicciones. Escritura en registros. Lanzamiento de las escrituras a memoria.

Todas las fases duran un ciclo de reloj, excepto la fase En que puede durar varios ciclos, en función del tipo de instrucción. La unidad de ejecución dispone de los siguientes operadores independientes:

| Tipo          | Unidades | Latencia (ciclos) | Otras                        |
|---------------|----------|-------------------|------------------------------|
| Entera/saltos | 2        | 1                 | 6 buffers                    |
| Carga/almac   | 2        | 2                 | Segmentada lineal, 6 buffers |
| Coma flotante | 2        | 3                 | Segmentada lineal, 6 buffers |

El procesador resuelve los riesgos de control mediante un predictor perfecto de cero ciclos de reloj de penalización. Cada uno de los bancos de registros tiene cuatro puertos de lectura y dos de escritura. Se necesita un ciclo de reloj para transferir un dato por los buses comunes de datos en la unidad de ejecución.

Sobre este procesador se pretende ejecutar el código obtenido de la compilación de  $\vec{B}(i) := x + \vec{A}(i)$ :

```
loop: DSUB R1,R1,#8
L.D F0, A(R1)
ADD.D F4, F0, F2
S.D F4, B(R1)
BNEZ R1,loop
TRAP 0
```

Dibuja un diagrama en el que se indique, para cada instrucción y ciclo de reloj, qué fase de la instrucción se está ejecutando. Considera únicamente la primera y segunda iteración del bucle. Para representar las fases de ejecución multiciclo  $\mathbf{E}_n$  en el diagrama temporal utilizar: EX para operaciones enteras,  $\mathbf{A}_i$  para suma en coma flotante,  $\mathbf{M}_i$  para multiplicación en coma flotante y  $\mathbf{AC}$   $\mathbf{L}_i$  para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...).

Suponiendo que la segunda iteración es representativa de lo que ocurre en el resto de iteraciones, calcula los CPI obtenidos y la velocidad en MFLOPS ejecutando ese fragmento de código.

**Ejercicio 2.20.** Cierto programa consume la mayor parte de su tiempo de ejecución llevando a cabo la siguiente operación sobre vectores:

$$\vec{Y} = \vec{X} * \vec{Y} + b$$
$$\vec{X} = a * \vec{X}$$

Dicho programa se pretende ejecutar sobre un procesador MIPS/S, que funciona a 3 GHz y aplica planificación dinámica de instrucciones basada en el algoritmo de Tomasulo con especulación *hardware*, siendo las etapas del ciclo de instrucción: IF (búsqueda de la instrucción), I (*Issue*), En (ejecución), WB (1 ciclo de transferencia por los buses comunes de datos) y C (*Commit*). El procesador es superescalar de dos vías y la cache de instrucciones (etapa IF) entrega a la etapa I dos instrucciones alineadas en una dirección par. En caso de que sólo se necesite acceder a una de ellas, la otra se cancela en la etapa I y no se decodifica.

El MIPS/S dispone de los operadores multiciclo segmentados mostrados en la tabla:

| MIPS/S                       |                                   |
|------------------------------|-----------------------------------|
| Uds. de                      | 2 operadores, 2 ciclos,           |
| carga/almacenamiento,        | 6 buffers de carga                |
| segmentadas                  | 6 buffers de almacenamiento       |
| Sumadores, segmentados       | 2 operadores, 2 ciclos, 4 buffers |
| Multiplicadores, segmentados | 2 operadores, 3 ciclos, 4 buffers |
| Ud. enteros/saltos           | 2 operadores, 1 ciclo, 6 buffers  |

y utiliza un predictor dinámico de saltos BTB de un bit que obtiene la predicción en la fase IF.

Suponed que el compilador ha ubicado las constantes en los registros £0 y £1 y ha generado el siguiente código para un juego de instrucciones semejante al MIPS:

```
.text 0x400000
loop: l.d f2,X(r1)
    l.d f3,Y(r1)
    mul.d f3,f3,f2
    add.d f3,f3,f1
    s.d f3,Y(r1)
    mul.d f4,f0,f2
    s.d f4,X(r1)
    dadd r1,r1,#8
    bne r1,r4,loop
    trap #0; Fin de programa
```

Antes de la última iteración, el buffer de reordenación está vacío y el estado de los registros y la memoria es el siguiente:

| Reg.  | r1 | r4 | f0 | f1 | f2  | f3 | Mem   | x+16 | x+24 | x+32 | y+16 | y+24 | y+32 |
|-------|----|----|----|----|-----|----|-------|------|------|------|------|------|------|
| Valor | 24 | 32 | 10 | 20 | 0.5 | -1 | Valor | 88   | 96   | 104  | 188  | 196  | 204  |

Se pide, justificando la respuesta:

- 1. Dibuja el diagrama instrucciones-tiempo correspondiente a la última iteración del bucle en el MIPS/S. Muestra únicamente las instrucciones que alcanzan la etapa Commit. Por simplicidad, supóngase que el ROB y las estaciones de reserva están vacías antes de la última iteración y que no hay ninguna instrucción pendiente de ejecución. Para representar las fases de ejecución En en el diagrama temporal utilizar: EX para operaciones enteras, Ai para suma en coma flotante, Mi para multiplicación en coma flotante y AC Li para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...).
- 2. Indica el número de ciclos consumido por una iteración cuando el predictor acierta y también cuando falla.
- 3. Indica en qué ciclo de reloj desde el comienzo de la iteración se consideraría que la variable x está actualizada en la memoria. Indica también en qué ciclo se buscará la instrucción trap #0 que no se cancela.
- 4. Considera el ciclo de reloj en el que la instrucción 1.d f2, X(r1) está en la fase *Commit* y muestra:
  - a) El estado del registro f3 al final de dicho ciclo.
  - b) El estado de los operadores de multiplicación al final de dicho ciclo.
  - c) El contenido de la entrada del ROB que corresponde a la instrucción bne r1, r4, loop al final de dicho ciclo.
- 5. Si el bucle se ejecutase 500 veces, calcula el tiempo de ejecución en ciclos, los CPI obtenidos y la velocidad alcanzada en MFLOPS. Supón que, inicialmente, la instrucción de salto que cierra el bucle no se ha ejecutado antes.

#### Ejercicio 2.21.

El siguiente código ensamblador para un procesador MIPS implementa la operación  $\vec{Z} = a\vec{X} + b\vec{Y}$  condicionada al contenido del vector de máscara  $\vec{M}$ .

El código se ejecuta sobre un procesador **superescalar de 2 vías** que aplica gestión dinámica de instrucciones con especulación hardware. Las instrucciones atraviesan durante su ejecución las siguientes etapas:

- IF Búsqueda de instrucciones;
- I Decodificación y lanzamiento de instrucciones;

- En Ejecución en el operador correspondiente;
- WB Transferencia de resultados;
- C Etapa de confirmación.

Todas las etapas tienen una duración de 1 ciclo, excepto Ei, cuya duración varía de un operador a otro. Los riesgos de control se solucionan utilizando un predictor dinámico de saltos de tipo *Branch Target Buffer* de 1 bit. El predictor obtiene su predicción al final de la etapa IF y actualiza su predicción en la etapa de confirmación. Los bancos de registros poseen 4 puertos de lectura y 2 de escritura. El tiempo de transferencia a través de los buses de datos internos es de 1 ciclo.

Las características de los operadores existentes en el procesador son:

| Tipo                 | Operadores | Latencia | Características                                   |
|----------------------|------------|----------|---------------------------------------------------|
| Entero               | 2          | 1        | 8 estaciones de reserva                           |
| Carga/Almacenamiento | 1          | 2        | Segmentado, 4 buffers de escritura y 4 de lectura |
| Suma/Resta CF        | 1          | 2        | Segmentado, 4 estaciones de reserva               |
| Multiplicación CF    | 1          | 4        | Segmentado, 4 estaciones de reserva               |

Supongáse que el contenido inicial del vector  $\vec{M}$  es 1,0,1,0,... Así pues, en la primera iteración el salto BEQZ R3, endif **efectivamente no saltará**. El estado inicial del predictor es:

| Salto            | Predicción |
|------------------|------------|
| BEQZ R3, endif   | Salta      |
| BNE R1, R2, loop | Salta      |

Se solicita:

- 1. Representar el diagrama instrucciones-tiempo de la primera iteración del bucle (hasta que el salto BNE R1, R2, 100p ejecuta la etapa Commit). Muestra sólo aquellas instrucciones que quepan en la hoja de respuesta. Para representar las fases de ejecución  $\mathbf{E}_n$  en el diagrama temporal utilizar: EX para operaciones enteras,  $\mathbf{A}_i$  para suma en coma flotante,  $\mathbf{M}_i$  para multiplicación en coma flotante y  $\mathbf{AC} \mathbf{L}_i$  para las cargas y los almacenamientos; donde el subíndice indica el número de ciclos en ejecución (1, 2, ...).
- 2. Considerando únicamente las instrucciones mostradas en el diagrama, indica el estado de los registros F2, F3 y F4 al final de la etapa de confirmación de la instrucción L.D F2, X(R1) de la primera iteración. El valor inicial de dichos registros es 2, 3 y 4, respectivamente. Mostrar el contenido de los campos valor y rob. El contenido del vector  $\vec{X}$  es 100, 108, ... y el de  $\vec{Y}$  es 10, 11, ...

### Ejercicio 2.22.

La figura siguiente muestra el diagramas instrucciones—tiempo simplificado correspondientes a la ejecución de dos aplicaciones A y B sobre un procesador superescalar de 3 vías. Se considera que ocurre un evento de alta latencia si se interrumpe la emisión de instrucciones durante dos o más ciclos:

|   | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 |
|---|---|---|---|---|---|---|---|---|---|
|   |   |   | A |   |   |   |   |   |   |
|   | A |   | A |   |   |   |   | A | A |
| Ī | A | Α | Α | Α |   |   | Α | Α | Α |

| 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 |
|---|---|---|---|---|---|---|---|---|
|   |   |   |   | В |   |   |   |   |
|   | В |   |   | В | В | В |   |   |
| В | В |   |   | В | В | В | В | В |

Con el objeto de aumentar la utilización de los recursos del procesador, se plantea ejecutar múltiples hilos o *threads*.

- 1. Desde el punto de vista de cómo se comparten los recursos del procesador, explica cuáles son las diferencias principales entre un procesador multihilo de grano fino, de grano grueso y simultáneo *SMT*.
- 2. Muestra un posible diagrama instrucciones–tiempo, similar a los mostrados, correspondiente a la ejecución de las dos aplicaciones A y B sobre un procesador multihilo de grano fino, de grano grueso y simultáneo *SMT*.